• Задать вопрос менеджеру

Twitter новости

Обучение письменному иноязычному общению на основе ИКТ http://t.co/IK2NAjncrk

Online-опрос

Антиплагиат онлайнДипломант
Яндекс.Метрика

Устройство суммирования двоичных чисел

Предмет:Информатика
Тип:Курсовая
Объем, листов:19
Word
Получить полную версию работы
Релевантные слова:переноса, сумматора, чисел, двоичных, суммирования, одноразрядного, разряда, схема, рисунке, устройства, сигналов, разрядов, таблица, переносом, рисунок
Процент оригинальности:
69 %
Цена:200 руб.
Содержание:

Введение

Теоретическое обоснование и логическое проектирование узлов устройства

Назначение и принцип построения четырехразрядных двоичных сумматоров с параллельным переносом

Устройство суммирования двоичных чисел

Описание принципа работы заданной структурной электрической схемы устройства суммирования двоичных чисел

Разработка логической схемы недвоичного счетчика с Кпер=12

Вступление:

Цифровые устройства и цифровые методы, реализованные на интегральных микросхемах разной степени интеграции, в том числе на микропроцессорных средствах, широко используются в цифровых системах передачи и распределения информации, в телевизионной, радиовещательной, радиоприемной и другой аппаратуре связи. Основной целью внедрения микропроцессорных средств вычислительной техники в связи заключается в повышении производительности труда работников отрасли с помощью автоматизации на основе средств вычислительной техники.

В данной теме курсового проекта рассматривается устройство суммирования двоичных чисел, которое широко используется в современной вычислительной технике для реализации сложения, умножения, деления и т. д. А также назначение узлов, входящих в структурную электрическую схему устройства.

От способа вводов кодов слагаемых сумматоры делятся на два типа: параллельного и последовательного действия. В сумматоры параллельного типа коды чисел вводятся в последовательной форме - разряд за разрядом (младшим разрядом вперед), в сумматоры последовательного типа каждого из слагаемых подается в параллельной форме - одновременно всеми разрядами.

Сумматор параллельного действия состоит из отдельных разрядов, каждый из которых содержит одноразрядный сумматор.

При подаче слагаемых цифры их разрядов поступают на соответствующие одноразрядные сумматоры. Каждый из одноразрядных сумматоров формирует на своих выходах цифру соответствующего разряда суммы и перенос, передаваемый на вход одноразрядного сумматора следующего (более старшего) разряда.

Заключение:

Следует помнить, что при минимизации не полностью заданных логических функций произвольные и неопределённые значения функции можно доопределять с целью упрощения результата минимизации. Следовательно, на картах Карно при записи результата минимизации в МДНФ в замкнутые области следует объединять клетки заполненные единицами, а также произвольными и неопределёнными значениями логической функции.

Список литературы:

Бесплатные работы:

Готовые работы: